ST마이크로일렉트로닉스, 프랑스 투르 파일럿 라인 통해 차세대 PLP 기술 발표
  • 2025-10-30
  • 신윤오 기자, yoshin@elec4.co.kr

칩 패키징 및 테스트 제조 기술에 대한 혁신적 접근방식을 더욱 발전시켜 효율성과 유연성 강화
 
ST마이크로일렉트로닉스(이하 ST)가 프랑스 투르(Tours) 사업장에 구축될 파일럿 라인을 통해 개발하는 차세대 패널 레벨 패키징(PLP: Panel-Level Packaging) 기술에 대한 세부 내용을 발표했으며, 해당 라인은 2026년 3분기에 가동될 예정이다.

PLP는 제조 효율성을 높이고 비용을 절감하는 첨단 자동화 칩 패키징 및 테스트 공정 기술로, 소형화·고성능·비용 효율적인 전자 기기 개발의 핵심 요소이다. PLP에 사용되는 대 면적 캐리어(원형 웨이퍼 대신 대형 직사각형 패널)는 더 높은 제조 처리량이 가능해 보다 효율적으로 대량 생산을 지원한다.
ST는 말레이시아에서 운영 중인 1세대 PLP 라인과 글로벌 기술 R&D 네트워크를 기반으로, 차세대 PLP 기술을 개발해 기술 리더십을 유지하고, 자동차, 산업용, 컨슈머 애플리케이션을 위한 다양한 ST 제품군에 PLP 적용을 확대해 나갈 계획이다고 업체 측은 밝혔다.

ST의 품질, 제조, 기술 부문 사장인 파비오 구알란드리스(Fabio Gualandris)는 “투르 사업장의 PLP 역량 개발은 칩 패키징과 테스트 제조 기술에 대한 혁신적인 접근방식을 발전시켜 효율성과 유연성을 강화하고, RF, 아날로그, 전력, 마이크로컨트롤러 등 광범위한 애플리케이션 포트폴리오 전반에 확대 적용하는 것을 목표로 하고 있다”며, “이 프로그램을 위해 제조 자동화, 공정 엔지니어링, 데이터 과학 및 분석, 기술 및 제품 R&D 등 다양한 분야의 전문가팀이 협력하고 있다”라고 밝혔다.

또한, “ST는 몰타(Malta) 팹을 통해 이미 유럽에서 고성능 칩 패키징과 테스트를 제공할 수 있는 역량을 이미 입증했다”며, “글로벌 제조 거점 재편에 따라 투르 사업장에서 추진되는 이 새로운 전략 과제로 유럽 내 차세대 칩 개발을 지원하는 공정, 설계, 제조 혁신 역량을 강화하게 될 것이다”라고 강조했다.

투르에 구축되는 이 새로운 PLP 파일럿 라인 개발은 6천만 달러 이상의 자본 투자로 지원되며, 이는 ST의 제조 거점 재편을 위한 전사적 프로그램의 일환으로 배정된 비용이다. CERTEM R&D 센터를 비롯한 현지 연구개발 에코시스템과의 추가적인 시너지 효과도 기대되고 있다. 앞서 언급된 바와 같이, 이 프로그램은 첨단 제조 인프라에 중점을 두고 있으며, 프랑스와 이탈리아의 일부 사업장들이 장기적 성공을 뒷받침할 수 있도록 새로운 역할을 부여한다.

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>


#반도체   #부품  

  • 100자평 쓰기
  • 로그인

TOP